数字电路与系统期末考试题

发布时间:2020-04-09 13:37:38   来源:文档文库   
字号:

启用前

大连理工大学网络教育学院

2019数字电路与系统

期末考试复习

注意事项:本复习题满分共:400分

一、单项选择题

1、实现或运算逻辑功能的逻辑器件称为( )。

A.非门 B.与门

C.或门 D.与或非门

2、四变量卡诺图共有( )个小格。

A4 B8

C12 D16

3、编码器的功能是把输入信号编成( )进制代码。

A.二 B.八

C.十 D.十六

4、( )是算术运算的基本单元。

A.译码器 B.编码器

C.加法器 D.数据比较器

5、如果逻辑电路在较慢速度下工作,为了消去竞争冒险,可以如何操作?(

A.在输入端串联一个电容器 B.在输入端并联一个电容器

C.在输出端串联一个电容器 D.在输出端并联一个电容器

6、时钟RS触发器输入端S=R=0时,CLK=1,则触发器( )。

A.两个输出端同时变为1 B.次态为0

C.次态为1 D.保持原态

7、寄存器是由具有存储功能的触发器组合起来构成的,一个触发器可以存储( )位二进制代码。

A1 B2

C3 D4

8555定时器构成的施密特触发器上限阈值电压是Vcc的( )倍。

A1/3 B1/2

C2/3 D1

9、对于某个输入数字,实测输出值与理论输出值之( )称为绝对误差。

A.和 B.差

C.积 D.商

10ADC0816是一个( ADC

A.二位 B.八位

C.十二位 D.十六位

11、在有两个输入端AB的二极管或门电路中,什么条件下输出F为低电平?(

AA=1B=1 BA=1B=0

CA=0B=1 DA=0B=0

12A+AB=

AA BB

CAB DA+B

137485是一个( )。

A.译码器 B.编码器

C.触发器 D.数值比较器

14TTL维持阻塞D触发器在( )触发。

A.时钟脉冲上升沿 B.时钟脉冲下降沿

C.时钟脉冲上升沿和下降沿都可 D.时钟脉冲上升沿和下降沿都不可

15、用( )辅以数据选择器,可以构成各种序列信号发生器。

A.触发器 B.计数器

C.编码器 D.译码器

16TTL与非门组成的微分型单稳态触发器的恢复时间等于( )倍的RC

A12 B13

C23 D35

1774121的输出暂稳态脉冲宽度为( RC

A0.7 B1

C1.1 D1.4

18R-2R倒梯形电阻网络DAC电路的模拟电压输出与R-2R梯形电阻网络DAC电路的模拟电压输出相比,( )。

A.前者大 B.二者相同

C.后者大 D.二者大小不定

19、数字信号中,任何一个数字量的大小是某个规定的最小数量单位的( )。

A.奇数倍 B.偶数倍

C.任意倍 D.整数倍

20、量化过程中所取的( )单位称为量化单位。

A.最小模拟 B.最大模拟

C.最小数量 D.最大数量

21、十六进制数E5C.8转换成十进制数是

A3676 B3676.5

C3932 D3932.5

22、将8421BCD码(0001 1001.0111 0010)转换成十进制数是

A17.72 B18.72

C19.72 D20.72

23、实现与运算功能的逻辑器件称为

A.与门 B.或门

C.非门 D.与或门

24、三个变量ABC可以构成几个最小项?

A3 B6

C8 D9

25、输入数字系统的信息必须转换成某种二进制代码,此时就需要 来实现。

A.译码器 B.编码器

C.触发器 D.数据比较器

26、基本RS触发器有几个稳定状态?

A.一个 B.两个

C.三个 D.四个

27、下列哪项是时序逻辑电路中的重要概念?

A.时钟信号 B.时序

C.相同的输入 D.相同的输出

28、矩形脉冲起始和终了时刻之间的时间间隔称为

A.脉冲幅度 B.脉冲宽度

C.脉冲周期 D.脉冲占空比

29、实测输出值与理论输出值之差同满刻度值之比称为

A.转换误差 B.绝对误差

C.相对误差 D.线性误差

30ADC0809具有 分辨率。

A4 B8

C16 D32

答案: 1-5 CDACD 6-10 DACBB 11-15 DADAB

16-20 DABDC 21-25 BCACB 26-30 BBBCB

二、多项选择题

1、下列关于数字量的说法正确的是( )。

A.在时间上连续 B.在数值上连续

C.在时间上离散 D.在数值上离散

2、下列关于集成电路发展过程中的主要分类说法正确的是( )。

A.单极型集成电路以TTL为主

B.单极型集成电路以MOS为主

CTTL是双极型集成电路中用得最多的一种

DMOS是双极型集成电路中用得最多的一种

3、下列关于显示器驱动电路的说法正确的是( )。

A.半导体数码管可以用TTL集成电路直接驱动

B.半导体数码管可以用CMOS集成电路直接驱动

C.液晶显示器可以用TTL集成电路直接驱动

D.液晶显示器可以用CMOS集成电路直接驱动

4、时序逻辑电路的信号与下列哪些因素有关?(

A.当时的输入信号 B.以前的状态

C.以前的输入信号 D.初始状态

5、占空比可调的多谐振荡器与555定时器构成的多谐振荡器相比,下列哪些说法正确?(

A.多了一个电位器 B.多了两个电位器

C.多了一个二极管 D.多了两个二极管

答案: 1CD 2BC 3ABCD 4ABCD 5AD

三、判断题(对的用表示,错的用×表示。

1数字电路中常用“1”“0”表示两种不同的状态。(

2、将一个十进制数转换成二进制,其整数部分和小数部分方法是一样的,都是除以2取余数,然后将余数逆序排列。(

3、十进制数(+35)的补码表示是0,011101。(

4、与非门是基本逻辑门电路的一种。(

5、三极管非门也称为反相器。(

6CMOS三态门是个高电平有效的三态门。(

7、运用反演规则时,不是单一变量上的反号可以变化。(

8、最简表达式每项中变量个数最少。(

9、与-或表达式和或-与表达式都是最简表达式的形式。(

10、求逻辑函数的最简或与表达式时,要在卡诺图上圈0。(

11、实现组合逻辑函数的逻辑电路,实际设计过程中应根据电路的具体要求和器件资源来决定。(

12、译码器没办法实现数据选择器的功能。(

13、两个一位二进制数的相加可以通过半加器来实现。(

14、触发器具有记忆功能。(

15、主从JK触发器只适合于CLK窄脉冲触发。(

16JK触发器一定是主从触发的触发器。(

17、在同步时序逻辑电路的分析中,次态值和触发器的类型没有关系。(

18、同步时序逻辑电路的设计中,触发器个数与电路中包含的状态数有关。(

19、电脉冲是指一定时间内出现的电压或电流的变化。(

20、利用施密特触发器可对畸变了的波形进行整形。(

21、多谐振荡器可以产生矩形脉冲输出。(

22ADC的转换误差是由ADC电路中各种元器件的理想特性造成的。(

23DAC0832的电平可以和TTL兼容。(

24、持续地增加输出数字量的位数一定可以提高ADC的精度。(

25RAM存储器中的地址译码器常采用单译码结构。(

答案:15 √×××√ 610 ××√√√ 1115 √×√√√ 1620 ××√×√ 2125√×√××

、填空题

1A+B= 2A(BC)=

3A+(B+C)= 4A(B+C)=

5A+BC= 61⸱A=

71+A= 80⸱A=

90+A= 10A(A+B)=

答案: 1B+A 2(AB)C 3(A+B)+C 4AB+AC 5(A+B)(A+C)

6A 71 80 9A 10A

、化简题

1、请用公式法化简下式:

2、请将下面的卡诺图化简,并写出化简后的式子。

3、请写出上一小题(三、4)卡诺图的所描述逻辑式的最小项。

答案:

1

2

3F=m0+m1+m2+m3+m5+m6+m7

=m(0,1,2,3,5,6,7)=(0,1,2,3,5,6,7)

简答题

1请在下中补全主从触发器输出端的电压波形图,主从触发器如图所示。设触发器的初态

答:

2请在下中补全基本触发器输出端的电压波形图,基本触发器如图所示。设触发器的初态

答:

3或非门组成的基本触发器电路如图a所示,已知的波形如图b)所示。试画出的波形图。设触发器的初态

答:

4、请在下中补全基本触发器输出端的电压波形图,基本触发器如图所示。设触发器的初态

答:

5、对于下图所示主从触发器,若的波形图如下所示,画出触发器的输出波形图。设触发器的初态

a b

答:

6、对于下a)的主从触发器,若的波形图如图(b)所示,画出触发器的输出波形图。设触发器的初态

答:

七、问答题

1、写出18的二进制数的原码表示、反码表示和补码表示。

答:原码表示:10010;反码表示:01101;补码表示:01110

2、把二进制数11000101分别转换成十进制数、八进制数和十六进制数。

答:十进制数:197;八进制数:305;十六进制数:C5

计算题

1、有一理想指标的5D/A转换器,满刻度模拟输出为12 V,若数字量为11001,采用下列编码方式时,其归一化表示法的DAC输出电压Vo分别为多少?

1)自然加权码;(2)原码。

答:(1 FSR=12V  X1X5 11001 (25)10

   

2 X1X5 11001  为原码,(-9

2、有一理想指标的5D/A转换器,满刻度模拟输出为12 V,若数字量为11001,采用下列编码方式时,其归一化表示法的DAC输出电压Vo分别为多少?

1)反码;(2)补码。

答:(1 X1X5 11001  为反码

   原码=10110 (-6

2 X1X5 11001  为补码

   原码=10111 (-7

计算分析

1设计一个监视交通信号灯工作状态的逻辑电路。每组信号灯由红(R)、黄(Y)和绿(G)三盏信号灯组成。信号灯正常工作时,必有一盏灯亮,而且只允许有一盏灯亮,否则为故障状态,需发出故障信号。

答:1)分析。红、黄、绿灯为输入,分别用RYG表示,灯亮为1,灯灭为0,输出F为故障状态,F=1表示有故障,F=0表示正常工作。

2)列出真值表,如下表所示。

五.1题真值表

R

Y

G

F

0

0

0

1

0

0

1

0

0

1

0

0

0

1

1

1

1

0

0

0

1

0

1

1

1

1

0

1

1

1

1

1

3)画出卡诺图,如下图所示。

4)化简得到最简与或表达式:

5)画出逻辑图,如下图所示。

2假如已知一个组合逻辑电路的输入和输出的波形如图所示,请用最少的逻辑门实现输出函数

答:由波形图得到真值表如下所示,并画出其卡诺图,逻辑图也可得。

A

B

C

F

A

B

C

F

0

0

0

0

1

0

0

0

0

0

1

1

1

0

1

0

0

1

0

1

1

1

0

1

0

1

1

1

1

1

1

1

输出函数表达式为

3试着设计一个遵从少数服从多数原则的三人表决电路,要求用与非门实现。

答:1)分析。分别用变量ABC代表三人的表决选择,变量取值可以为10,分别代表同意和反对,最后的表决结果为变量Y,其取值0表示提议未通过,1表示提议通过。

2)列出真值表,如表所示。

真值表

A

B

C

Y

A

B

C

Y

0

0

0

0

1

0

0

0

0

0

1

0

1

0

1

1

0

1

0

0

1

1

0

1

0

1

1

1

1

1

1

1

3)化简逻辑函数,如图所示,得到

卡诺图

将表达式转换成与非-与非表达式:

4)画出逻辑图,如图所示。

用与非门实现的逻辑图

4、组合逻辑电路有四个输入ABCD和一个输出Y。当满足下面三个条件中任一个时,输出Y都等于1:(1)所有输入都等于1;(2)没有一个输入等于1;(3)奇数个输入等于1。写出输出Y的最简与或表达式。

答:(1)按照条件列出真值表,如下表所示。

真值表

A

B

C

D

Y

0

0

0

0

1

0

0

0

1

1

0

0

1

0

1

0

0

1

1

0

0

1

0

0

1

0

1

0

1

0

0

1

1

0

0

0

1

1

1

1

1

0

0

0

1

1

0

0

1

0

1

0

1

0

0

1

0

1

1

1

1

1

0

0

0

1

1

0

1

1

1

1

1

0

1

1

1

1

1

1

2)画出卡诺图,如下图所示。

3)化简得到最简与或表达式:

5请设计一个8421BCD码的检码电路。要求当输入量,或时,电路输出为高电平,否则为低电平。用与非门设计该电路,写出的表达式。

答:根据题意,得到如下真值表。

A

B

C

D

L

A

B

C

D

L

0

0

0

0

1

1

0

0

0

1

0

0

0

1

1

1

0

0

1

1

0

0

1

0

1

1

0

1

0

1

0

0

1

1

1

1

0

1

1

1

0

1

0

0

0

1

1

0

0

1

0

1

0

1

0

1

1

0

1

1

0

1

1

0

0

1

1

1

0

1

0

1

1

1

0

1

1

1

1

1

由真值表写出逻辑函数表达式,从而

由下卡诺图化简可得

逻辑图如下图所示。

6一个由3线-8线译码器和与非门组成的电路如下图所示,试写出Y1Y2的逻辑表达式。

答:根据74138功能表,有

本文来源:https://www.2haoxitong.net/k/doc/84be5ce3a78da0116c175f0e7cd184254b351b9a.html

《数字电路与系统期末考试题.doc》
将本文的Word文档下载到电脑,方便收藏和打印
推荐度:
点击下载文档

文档为doc格式